![]() |
|
主要特点:
■ 基于硬件的“独立芯片”解决方案专为EPL受控 节点设计
■ 专为Altera-FPGA参考设计,带以太网控制 器,HUB和CPU(NIOS II)
■ POLL响应时间<= 2 μs
■ 循环周期最低500μs
■ EPL协议栈符合POWERLINK规约,运行于 POWERLINK模块
■ 项目可以直接在POWERLINK模块中运行
■ 经共享内存接口或串行端口连接主站
■ 主站API带demo程序
■ 经独立的中断线路同步EPL-SoC消息上的CPU
■ 集成2个端口hub,RJ45插头
■ 经DIP-开关或软件设置节点ID
1.我有以下需求: | |
|
|
2.详细的需求: | |
* | |
姓名: | * |
单位: | |
电话: | * |
邮件: | * |